<noscript id="jftie"></noscript>
    <style id="jftie"><mark id="jftie"><dfn id="jftie"></dfn></mark></style>
  1. <span id="jftie"></span>
    • 国产成人精品久久一区二区,韩国精品久久久久久无码,国产精品国产高清国产av,欧美99久久无码一区人妻a片,亚洲高清码在线精品av,午夜人妻久久久久久久久,伊人热热久久原色播放www ,亚洲女教师丝祙在线播放
      你的位置:首頁 > 互連技術 > 正文

      精簡控制結構的FPGA多重配置硬件電路設計

      發布時間:2015-02-19 責任編輯:sherryyu

      【導讀】當把多個功能復雜的程序集成到一個FPGA 上實現時,由于各個程序的數據通路及所占用的資源可能沖突,使得FPGA 控制模塊的結構臃腫,影響了整個系統工作效率。通過FPGA 的多重配置可以有效地精簡控制結構的設計,同時可以用邏輯資源較少的FPGA 器件實現需要很大資源才能實現的程序。
       
      現代硬件設計規模逐漸增大,單個程序功能越來越復雜,當把多個功能復雜的程序集成到一個FPGA 上實現時,由于各個程序的數據通路及所占用的資源可能沖突,使得FPGA 控制模塊的結構臃腫,影響了整個系統工作效率。通過FPGA 的多重配置可以有效地精簡控制結構的設計,同時可以用邏輯資源較少的FPGA 器件實現需要很大資源才能實現的程序。以Virtex5系列開發板和配置存儲器SPIFLASH為基礎,從硬件電路和軟件設計兩個方面對多重配置進行分 析,給出了多重配置實現的具體步驟,對實現復雜硬件設計工程有一定的參考價值。
       
      當FPGA 完成上電自動加載初始化的比特流后,可以通過觸發FPGA 內部的多重啟動事件使得FPGA 從外部配置存儲器(SPI FLASH)指定的地址自動下載一個新的比特流來重新配置。FPGA 的多重配置可以通過多種方式來實現。
      電路原理
      電路原理:多 重配置的硬件主要包括FPGA 板卡和貯存配置文件的FLASH芯片。FPGA 選用XILINX公司Virtex-5系列中的ML507,該產品針對FPGA 多重配置增加了專用的內部加載邏輯。FLASH芯片選用XILINX公司的SPI FLASH芯片M25P32,該芯片存貯空間為32 Mb,存貯文件的數量與文件大小以及所使用的FPGA 芯片有關。實現多重配置首先要將FPGA 和外部配置存儲器連接為從SPI FLASH加載配置文件的模式。
       
      配置電路硬件連接框圖如圖1所示。在FPGA 配置模式中,M2,M1,M0為0,0,1,這種配置模式對應邊界掃描加上拉,FPGA 在這種模式下所有的I/O 只在配置期間有效。在配置完成后,不用的I/O 將被浮空M2,M1,M0 三個選擇開關對應于ML507 開發板上的SW3開關中的4,5,6位,在FPGA 上電之前將上述開關撥為0,0,1狀態。
       
      要采購開關么,點這里了解一下價格!
      特別推薦
      技術文章更多>>
      技術白皮書下載更多>>
      熱門搜索
      ?

      關閉

      ?

      關閉

      主站蜘蛛池模板: 亚洲美免无码中文字幕在线 | 午夜福利一区二区三区在线观看| 67pao国产成视频永久免费| 狠狠婷婷色五月中文字幕| 国产成人小视频| 窝窝午夜理论片影院| 使劲快高潮了国语对白在线 | 怡红院精品久久久久久久高清| 久久久久人妻一区精品色| 久久无码中文字幕免费影院| 无码人妻少妇久久中文字幕蜜桃| 992tv精品视频tv在线观看 | 国产性夜夜春夜夜爽| 伊人依成久久人综合网| 亚洲精品尤物av在线观看不卡| 亚洲中文字幕永久在线全国| 一二三四视频社区在线| 国产精品无码制服丝袜| 国产精品未满十八禁止观看| 92电影网午夜福利| 人人妻人人澡人人爽超污| 国产欧美va欧美va香蕉在线| 国产成人综合日韩精品无码不卡| 精品国产精品久久一区免费式| 亚洲色无码播放亚洲成av| 久久精品99av高久久精品| 欧美人与动欧交视频| 国产日产欧洲无码视频无遮挡| 亚洲va在线∨a天堂va欧美va| 亚洲大乳高潮日本专区| 大伊香蕉精品一区视频在线| 色情无码www视频无码区小黄鸭| 精品日产卡一卡二卡麻豆| 一区二区三区高清av专区| 牛牛在线视频| 久久久综合香蕉尹人综合网| 午夜福利一区二区三区在线观看| 国产亚洲日韩网曝欧美台湾| 免费看欧美成人a片无码| 国产男女做爰高清全过小说| 国产日产欧洲无码视频无遮挡 |