国产成人精品久久一区二区,韩国精品久久久久久无码,国产精品国产高清国产av,欧美99久久无码一区人妻a片,亚洲高清码在线精品av,午夜人妻久久久久久久久,伊人热热久久原色播放www ,亚洲女教师丝祙在线播放
你的位置:首頁 > RF/微波 > 正文

如何同步多個(gè)ADC并行輸出,解決工程師困擾?

發(fā)布時(shí)間:2012-12-14 責(zé)任編輯:easonxu

【導(dǎo)讀】通過多個(gè)模數(shù)轉(zhuǎn)換器(ADC)對多個(gè)模擬輸入信號進(jìn)行同時(shí)采樣,可以滿足許多通信、儀器儀表和信號采集系統(tǒng)需要。然而,經(jīng)過采樣得到的數(shù)據(jù)需被處理,才能實(shí)現(xiàn)各個(gè)通道的同步,同時(shí)他們也有各自有不同的時(shí)延。這個(gè)問題一直成為使用LVDS和并行輸出ADC的系統(tǒng)工程師的困擾。


JESD204B提供了一個(gè)框架,通過一個(gè)或多個(gè)差分信號對發(fā)送高速串行數(shù)據(jù),如ADC的輸出。JESD204B規(guī)范接口采用固有方案,實(shí)現(xiàn)通道間粗調(diào)對齊效果。數(shù)據(jù)分割為幀,其邊沿持續(xù)發(fā)送至接收器。通過使用系統(tǒng)參考事件信號(SYSREF),JESD204B子類1接口支持多個(gè)串行通道鏈路或多個(gè)ADC的數(shù)據(jù)向下對齊至樣本點(diǎn)級別,以便同步發(fā)射器和接收器的內(nèi)部幀時(shí)鐘。這使得采用JESD204B鏈路的設(shè)備具有確定延遲。但是,為了讓采樣同步達(dá)到徹底的時(shí)序收斂,仍然有許多挑戰(zhàn)等待系統(tǒng)設(shè)計(jì)工程師去解決,如PCB布局考慮、時(shí)鐘匹配和產(chǎn)生SYSREF以滿足時(shí)序、SYSREF的周期性以及數(shù)字FIFO延遲的要求。

設(shè)計(jì)工程師必須決定設(shè)備時(shí)鐘和SYSREF信號如何生成、以及如何在系統(tǒng)中分配。理想狀態(tài)下,設(shè)備時(shí)鐘和SYSREF應(yīng)處于相同的擺幅水平和偏置以防止元件輸入引腳端的固有偏斜。SYSREF事件的更新速率需被當(dāng)作啟動(dòng)時(shí)的單次事件,或任意時(shí)刻需要同步時(shí)即可發(fā)生的重復(fù)信號。需要將最大時(shí)鐘和SYSREF信號偏斜納入考慮范圍,并仔細(xì)布局PCB,以滿足整個(gè)電路板、連接器、背板和多種元件對于建立和保持時(shí)間的要求。最后,通過多個(gè)時(shí)鐘域的數(shù)字FIFO設(shè)計(jì)和信號會(huì)在JESD204B發(fā)射器和接收器內(nèi)造成固有數(shù)字緩沖器偏斜,應(yīng)計(jì)算在內(nèi)并在后臺數(shù)據(jù)處理中移除。

基于AD9250、AD9525和FPGA的系統(tǒng)示意圖
圖題:基于AD9250、AD9525和FPGA的系統(tǒng)示意圖

系統(tǒng)時(shí)鐘可來自于多種源,如晶振、VCO和時(shí)鐘發(fā)生或時(shí)鐘分配芯片。雖然特定的系統(tǒng)性能將決定對時(shí)鐘的需求,但使用多個(gè)同步ADC時(shí)必須能夠產(chǎn)生與輸入時(shí)鐘同步的SYSREF信號源。這使得時(shí)鐘源的選擇成為重要的考慮因素,因?yàn)橐軌蛲ㄟ^已知時(shí)鐘邊沿在特定的時(shí)間點(diǎn)上鎖存這一系統(tǒng)參考事件。若SYSREF信號和時(shí)鐘未鎖相,則無法達(dá)到這樣的效果。

可使用FPGA為系統(tǒng)提供SYSREF事件。然而,除非它也使用并同步至發(fā)送到ADC的主采樣時(shí)鐘,否則SYSREF信號從FPGA相位對齊至該時(shí)鐘將會(huì)很困難。另一種方法是由時(shí)鐘發(fā)生或時(shí)鐘分配芯片提供SYSREF信號,可使該信號與發(fā)送至整個(gè)系統(tǒng)的多個(gè)時(shí)鐘相位同步。采用此種方法,SYSREF時(shí)間根據(jù)系統(tǒng)需要,既可以是啟動(dòng)時(shí)的一次性事件,也可以是重復(fù)信號。

只要確定延遲在整個(gè)系統(tǒng)的ADC和FPGA內(nèi)保持恒定,則可能并不需要額外的SYSREF脈沖,除非為了幫助產(chǎn)生特定的系統(tǒng)數(shù)據(jù)。因此,用于時(shí)鐘對齊的周期性SYSREF脈沖可忽略或過濾掉,直到同步丟失。記錄SYSREF發(fā)生的標(biāo)識樣本可被保持下來,無需重設(shè)JESD204B鏈路。

為了初始化ADC通道已知的確定起始點(diǎn),系統(tǒng)工程師必須要能對分配在系統(tǒng)中的SYSREF事件信號終止計(jì)時(shí)。這意味著必須滿足和時(shí)鐘相關(guān)的預(yù)計(jì)建立和保持時(shí)間,而不產(chǎn)生沖突。只要能夠滿足到達(dá)第一個(gè)所需時(shí)鐘的建立時(shí)間要求,使用跨越多個(gè)時(shí)鐘周期、相對較長的SYSREF脈沖可用于滿足保持時(shí)間的需要。在保持系統(tǒng)中時(shí)鐘和SYSREF匹配布線長度時(shí)必須格外注意PCB的布局,以便使偏斜盡可能小。這可能是獲得通道間同步采樣處理結(jié)果的最困難的部分。隨著ADC編碼時(shí)鐘速率的增加以及多電路板系統(tǒng)越發(fā)復(fù)雜,這一過程還將變得更困難。

系統(tǒng)工程師必須讓每個(gè)器件都確定知道電路板元件以及連接器上的SYSREF至?xí)r鐘的電路板偏斜。任何其余的器件間數(shù)字和時(shí)鐘偏斜延遲都必須在FPGA或ASIC內(nèi)有效歸零。后臺處理可能改變ADC的采樣順序并進(jìn)行任何必要的重對齊,以便為數(shù)據(jù)的進(jìn)一步同步處理做準(zhǔn)備。在后臺FPGA或ASIC中,可通過延遲最快的數(shù)據(jù)采樣和發(fā)射器延遲,使其與最慢的數(shù)據(jù)采樣對齊,以完成器件間采樣偏斜的校正。對于復(fù)雜的系統(tǒng),可能需要用到多個(gè)FPGA或ASIC,每個(gè)器件都需要了解它們的器件間總采樣延遲,以便用于最終的對齊。通過在JESD204B接收器中采用合適的彈性緩沖器延遲以便應(yīng)對每個(gè)特定的發(fā)射器延遲,則器件間的采樣偏斜便可在整個(gè)系統(tǒng)中與已知確定值對齊。
 
AD9250是ADI公司的一款250MSPS、14位、雙通道ADC,可在子類1的實(shí)施中支持JESD204B接口。該子類支持采用SYSREF事件信號的ADC模擬采樣同步。AD9525是一款低抖動(dòng)時(shí)鐘發(fā)生器,不僅提供高達(dá)3.1GHz的7個(gè)時(shí)鐘輸出,還可根據(jù)用戶配置同步SYSREF輸出信號。這兩款產(chǎn)品與ADI的可選扇出緩沖器產(chǎn)品組合使用,可提供框架,精確同步與對齊多個(gè)發(fā)送至FPGA或ASIC處理的ADC數(shù)據(jù)。

要采購緩沖器么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
壓控振蕩器 壓力傳感器 壓力開關(guān) 壓敏電阻 揚(yáng)聲器 遙控開關(guān) 醫(yī)療電子 醫(yī)用成像 移動(dòng)電源 音頻IC 音頻SoC 音頻變壓器 引線電感 語音控制 元件符號 元器件選型 云電視 云計(jì)算 云母電容 真空三極管 振蕩器 振蕩線圈 振動(dòng)器 振動(dòng)設(shè)備 震動(dòng)馬達(dá) 整流變壓器 整流二極管 整流濾波 直流電機(jī) 智能抄表
?

關(guān)閉

?

關(guān)閉

主站蜘蛛池模板: 97无码免费人妻超级碰碰夜夜| 亚洲高清成人aⅴ片777| 无遮挡啪啪摇乳动态图gif | 国产夫妇肉麻对白| 国产成人小视频| 欧美人成视频在线视频| 人人妻人人狠人人爽天天综合网| 久久不见久久见免费影院| 亚洲成av人影院| 少妇午夜福利一区二区| 成年无码动漫av片在线观看羞羞| 久久久橹橹橹久久久久高清| 日本巨大的奶头在线观看| 欧美精品日韩精品一卡| 手机国产乱子伦精品视频| 久久天天躁狠狠躁夜夜爽| 国产精品久久国产精品99 gif| 久久不见久久见免费影院| 亚洲综合无码一区二区三区不卡| 无码日韩av一区二区三区| 国产手机在线亚洲精品观看| 亚洲欧美v国产一区二区| 国产男女做爰高清全过小说 | 夜夜添狠狠添高潮出水| 中文字幕无码肉感爆乳在线| 久久精品99av高久久精品| 国内精品久久久久久久小说| 亚洲另类激情综合偷自拍图片| 国产aⅴ无码久久丝袜美腿| 亚洲a∨天堂男人无码| 国产乱子伦一区二区三区=| 亚洲爆乳少妇无码激情| 人妻少妇偷人精品无码| 神马影院午夜dy888| 国产日产欧产精品精品首页| 大狠狠大臿蕉香蕉大视频| 成人毛片无码一区二区三区| 人体内射精一区二区三区| 久久国产精久久精产国| 欧美高清性色生活片| 色情无码www视频无码区小黄鸭|