<noscript id="jftie"></noscript>
    <style id="jftie"><mark id="jftie"><dfn id="jftie"></dfn></mark></style>
  1. <span id="jftie"></span>
    • 国产成人精品久久一区二区,韩国精品久久久久久无码,国产精品国产高清国产av,欧美99久久无码一区人妻a片,亚洲高清码在线精品av,午夜人妻久久久久久久久,伊人热热久久原色播放www ,亚洲女教师丝祙在线播放
      你的位置:首頁 > RF/微波 > 正文

      聊聊時鐘緩沖器(Buffer)的幾種典型應用

      發布時間:2022-06-03 來源:大普通信 責任編輯:wenwei

      【導讀】通常講的扇出型時鐘緩沖器(Buffer),主要功能可以分為時鐘信號復制,時鐘信號格式轉換,時鐘信號電平轉換。下面我們針對這些功能介紹幾種典型的應用場景。


      典型應用一:時鐘信號復制


      時鐘信號復制簡單理解就是將一路時鐘源信號通過頻率復制生成多路時鐘信號。

       

      圖1,INS6104A功能框圖,從圖中可以看到1路時鐘信號輸入被分出4路相同的時鐘信號輸出,并且可以通過OE管腳控制信號輸出與否。


      1653394398239402.png

      圖1:INS6104A功能框圖 


      例如:在某一款PC控制主板上有CPU、CPLD、網絡處理ASIC、時鐘發生器等多顆芯片,都需要25MHz的參考時鐘信號,可以選擇的方案有: 


      方案1:選擇一個晶振同時為幾個芯片提供參考,這種方案很大的弊端是時鐘信號完整性問題。這種點到多點的連接無法做到阻抗匹配,信號反射會很嚴重,導致時鐘信號沿的單調性、過沖振鈴等問題,進而可能導致誤觸發,造成系統失步,因此多數應用都需要點對點的拓撲。 


      1653394384165509.png

      圖2:單個晶振解決方案 


      方案2:選擇4個晶振分別給4個芯片提供參考,這個方案的優勢就是PCB布局走線更靈活方便,可以保證時鐘信號的完整性。當然明顯的劣勢就是成本高,特別是對于參考頻率指標要求高的場景,高性能的晶振本身成本就高,往往功耗也比較高,電源部分的處理會進一步增加方案成本。另外布局靈活的同時,也會占用更大的PCB板空間。


      1653394369463570.png

      圖3:多個晶振解決方案 


      方案3:一個晶振加上一個時鐘緩沖器(Buffer)芯片,這也是最常用的方案。通過Buffer的頻率復制功能,可以做到點到點的拓撲結構,很好的解決信號完整性問題,做到最佳性價比。


      1653394352869909.png

      圖4:晶振和Buffer解決方案

       

      典型應用二:時鐘信號格式轉換


      除了時鐘信號復制外,還有很多時鐘Buffer同時具有時鐘信號的格式轉換功能,就是將一種格式的輸入時鐘信號轉換成另外一種格式的輸出。 


      下圖是兩款具有這種功能的Buffer功能框圖,輸入可以選擇3路中的任意一路,其中輸入口0和1支持的信號格式可以是LVPECL、LVDS、HCSL、SSTL、LVCMOS、LVTTL中的任意一種,而OSC輸入口則支持無源晶體輸入。INS6110可以將任意一種類型的輸入時鐘信號轉換為10路LVCMOS單端輸出時鐘信號,而INS6310則可以輸出2 個Bank共計10路差分時鐘和1路LVCMOS單端時鐘。差分輸出時鐘類型可以通過OTYPEA【1:0】及OTYPB【1:0】分別單獨配置,選擇LVPECL、LVDS、HCSL或高阻狀態。


      1653394333251232.png

      INS6110功能框圖

      圖5:單端輸出Buffer功能框圖


      1653394302136851.png

      INS6310功能框圖

      圖6:差分輸出Buffer功能框圖 


      在數據中心、服務器、網絡監控設備等應用中,很多芯片之間都通過PCIe接口通信,比如CPU、 PCIe交換芯片、PCIe擴展卡、Wifi 控制器、GE口等,都是通過PCIe口來傳輸高速數據,系統中需要多個HCSL格式的100M的參考時鐘,而市場上沒有直接出HCSL信號的晶振,這時可以用100M LVDS或LVPECL輸出的晶振,通過Buffer轉換為100M HCSL時鐘信號格式來滿足應用。


      1653394286744639.png

      圖7:時鐘信號格式轉換

       

      典型應用三:時鐘信號電平轉換


      在圖5、圖6中,大家可能已經注意到了它們都有VDD,VDDOA,VDDOB等多種電源,這里的VDD是核心電壓,也是輸入時鐘信號的電壓,而VDDOX則是輸出信號電壓,VDDOX電壓可以不同于VDD,比如VDD是3.3V,而VDD可以選擇3.3V、2.5V、1.8V等多種電壓輸出,這就是時鐘Buffer的第三種典型應用,即時鐘信號的電平轉換。在已有頻率源和實際芯片要求的參考頻率電平不一樣時,可以通過時鐘Buffer來實現時鐘信號的電平轉換。

       

      以上幾個案例可以看到:時鐘緩沖器(Buffer)與晶體或晶振是密不可分的。單獨的時鐘Buffer本身無法產生頻率源,它可以將晶體或晶振產生的時鐘信號進行復制、格式轉換及電平轉換。在需要這些功能的應用場景,選擇合適的時鐘Buffer可以極大的優化系統時鐘方案和性價比。

       

      大普通信在時頻領域深耕近20年,專注于高穩時鐘的研發,目前產品包括Timing Server、Clock Module、OCXO、TCXO、SPXO、Crystal等系列,符合國際時鐘等級標準GR-1244-Core 1~4級,性能指標處于行業領先水平。

       

      因為對時鐘信號有深刻的理解,大普在Buffer設計上有先天優勢,可以將時鐘源和Buffer特性完美匹配,輸出超低抖動的時鐘信號。大普已推出多款單端和差分輸出Buffer,目前還有更多的芯片在研發的路上,即將面市,多系列的高穩時鐘和Buffer產品,及其它時鐘芯片,可以為客戶提供“一站式”的、最優匹配的解決方案。



      免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯系小編進行處理。


      推薦閱讀:


      高端操作!看工程師是如何通過觸發得到想要的波形?

      汽車級IGBT/SiC模塊驅動器應該怎么用?首款唯一車硅認證柵極驅動板簡化設計

      如何計算驅動芯片的desat保護時間

      探索汽車電動座椅中多通道柵極驅動器的優勢

      珀耳帖模塊是冷卻應用的理想選擇

      特別推薦
      技術文章更多>>
      技術白皮書下載更多>>
      熱門搜索
      ?

      關閉

      ?

      關閉

      主站蜘蛛池模板: 毛片一区二区三区无码| 精品国产av一区二区果冻传媒| 男女裸交免费无遮挡全过程| 成 人色 网 站 欧美大片在线观看| 2020国产成人精品视频| 久久久国产精品一区二区18禁| 未满十八18勿进黄网站| 无码成人h免费视频在线观看| 在教室伦流澡到高潮hnp视频| 人妻 色综合网站| 中文字幕日产无码| 精品精品国产欧美在线小说区 | 高清无码午夜福利视频| 欧美国产日韩在线三区| 成人片国产精品亚洲| 日本三线免费视频观看| 中文字幕乱码人妻一区二区三区| 又大又长粗又爽又黄少妇毛片| 久久久久77777人人人人人| 国产精品好好热av在线观看| 动漫av网站免费观看| 欧美高清性色生活片| 在线看免费无码av天堂| 国偷自产一区二区免费视频| 成人无码区免费视频网站| 久久久综合亚洲色一区二区三区| 国产女人叫床高潮大片| 国产精品人成视频免费vod| 窝窝午夜理论片影院| 国产亚洲曝欧美精品手机在线| 国产精品18久久久久久欧美| 亚洲依依成人综合网址| 日亚韩在线无码一区二区三区| 国产精品久久久久久亚洲影视| 久久男人av资源站| 亚洲精品国产成人一区二区| 久久天堂av女色优精品| 欧美高清性色生活片| 一区二区三区高清av专区| 蜜桃视频一区二区三区在线观看| 小雪尝禁果又粗又大的视频|