<noscript id="jftie"></noscript>
    <style id="jftie"><mark id="jftie"><dfn id="jftie"></dfn></mark></style>
  1. <span id="jftie"></span>
    • 国产成人精品久久一区二区,韩国精品久久久久久无码,国产精品国产高清国产av,欧美99久久无码一区人妻a片,亚洲高清码在线精品av,午夜人妻久久久久久久久,伊人热热久久原色播放www ,亚洲女教师丝祙在线播放
      你的位置:首頁(yè) > 傳感技術(shù) > 正文

      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

      發(fā)布時(shí)間:2023-11-28 責(zé)任編輯:lina

      【導(dǎo)讀】在系統(tǒng)定義和規(guī)劃時(shí),虛擬原型可以用來(lái)分析架構(gòu)設(shè)計(jì)決策可能產(chǎn)生的影響,將系統(tǒng)的功能性和非功能性要求轉(zhuǎn)化為系統(tǒng)的物理硬件屬性,包括裸片的目標(biāo)工藝、面積大小以及不同組成芯片的組裝要求等。根據(jù)不同的解決方案,選擇不同的chiplets和堆疊架構(gòu),進(jìn)行早期的分析驅(qū)動(dòng)的架構(gòu)探索和優(yōu)化迭代,包括電氣可靠性、散熱、良率分析、應(yīng)力分析等等。從而可以基于目標(biāo)系統(tǒng)的指標(biāo)定義,確定系統(tǒng)的瓶頸所在——性能、功耗、存儲(chǔ)容量/帶寬、面積/體積、成本以及上市時(shí)間等,逐步建立和完善各類(lèi)分析模型,使得整個(gè)系統(tǒng)最終定型。


      前言


      Chiplet多芯片系統(tǒng)將多個(gè)裸芯片集成在單個(gè)封裝中,這對(duì)于系統(tǒng)架構(gòu)的設(shè)計(jì)來(lái)說(shuō)增加了新的維度和復(fù)雜性,多芯片系統(tǒng)的設(shè)計(jì)貫穿著系統(tǒng)級(jí)協(xié)同設(shè)計(jì)分析方法。


      在系統(tǒng)定義和規(guī)劃時(shí),虛擬原型可以用來(lái)分析架構(gòu)設(shè)計(jì)決策可能產(chǎn)生的影響,將系統(tǒng)的功能性和非功能性要求轉(zhuǎn)化為系統(tǒng)的物理硬件屬性,包括裸片的目標(biāo)工藝、面積大小以及不同組成芯片的組裝要求等。根據(jù)不同的解決方案,選擇不同的chiplets和堆疊架構(gòu),進(jìn)行早期的分析驅(qū)動(dòng)的架構(gòu)探索和優(yōu)化迭代,包括電氣可靠性、散熱、良率分析、應(yīng)力分析等等。從而可以基于目標(biāo)系統(tǒng)的指標(biāo)定義,確定系統(tǒng)的瓶頸所在——性能、功耗、存儲(chǔ)容量/帶寬、面積/體積、成本以及上市時(shí)間等,逐步建立和完善各類(lèi)分析模型,使得整個(gè)系統(tǒng)最終定型。


      芯和半導(dǎo)體的3DIC Compiler(以下簡(jiǎn)稱(chēng)“3DICC”)設(shè)計(jì)平臺(tái),全面支持chiplet多芯片系統(tǒng)2.5D/3D集成設(shè)計(jì)和仿真。本文介紹如何在3DICC設(shè)計(jì)平臺(tái)實(shí)現(xiàn)基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索。整個(gè)流程包含chiplets虛擬原型和頂層創(chuàng)建、布局堆疊規(guī)劃、Bump/TSV設(shè)計(jì)規(guī)劃、PG網(wǎng)絡(luò)規(guī)劃和系統(tǒng)早期EMIR&Thermal分析等。


      案例介紹


      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

      圖1:多芯片系統(tǒng)3D架構(gòu)探索、布局、分析和迭代


      1. Chiplets虛擬原型和頂層創(chuàng)建


      創(chuàng)建chiplets虛擬原型,包含長(zhǎng)寬尺寸和信號(hào)接口規(guī)劃。


      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

      圖 2 :虛擬芯片原型創(chuàng)建


      創(chuàng)建虛擬頂層網(wǎng)表,建立芯片間互連關(guān)系,包含多芯片系統(tǒng)的所有實(shí)例和互連,但不會(huì)產(chǎn)生用于生產(chǎn)制造的實(shí)際GDS。


      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索


      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

      圖3:虛擬頂層網(wǎng)表創(chuàng)建


      2. 布局堆疊規(guī)劃


      Chiplet多芯片系統(tǒng)架構(gòu)和布局規(guī)劃有諸多因素需要考量,如chiplets和IP選擇、接口協(xié)議和類(lèi)型、裸片是并排放置還是垂直堆疊等等,選擇的確定取決于目標(biāo)應(yīng)用在功耗、性能、功能、成本和散熱等方面的要求。

      3DICC對(duì)于系統(tǒng)的架構(gòu)布局支持多種芯片堆疊方式,如face-to-face、face-to-back等,在布局探索過(guò)程中,這些都可以從2D和3D的視圖進(jìn)行交互式設(shè)計(jì),快捷直觀。


      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

      圖4:堆疊布局探索


      3.Bump/TSV設(shè)計(jì)規(guī)劃


      在chiplets的架構(gòu)探索和設(shè)計(jì)階段,需要完成系統(tǒng)級(jí)Floorplan和各個(gè)層次的bump planning。


      對(duì)于ubump、TSV、C4 bump的設(shè)計(jì),3DICC支持多種規(guī)劃方式,包括CSV、Excel表格以及圖形界面陣列設(shè)計(jì)等,可以根據(jù)實(shí)際的設(shè)計(jì)條件和需求,選擇適合的方式進(jìn)行。例如:


      Die1:已有Excel表格類(lèi)型IO信息,導(dǎo)入文件自動(dòng)創(chuàng)建。


      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

      圖 5:導(dǎo)入excel格式的bump map


      Die2:已有CSV格式IO信息,導(dǎo)入文件自動(dòng)創(chuàng)建。


      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

      圖6:FanOut設(shè)計(jì)頂層創(chuàng)建


      Die3:只有IO信號(hào)列表,可以設(shè)定區(qū)域和pattern創(chuàng)建,也可以由工具基于信號(hào)接口關(guān)系自動(dòng)分布創(chuàng)建。


      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

      圖7:設(shè)定區(qū)域和pattern創(chuàng)建bump陣列


      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

      圖8:工具自動(dòng)分布創(chuàng)建bump陣列


      4.PG網(wǎng)絡(luò)規(guī)劃和系統(tǒng)早期EMIR&Thermal分析


      3DICC可以快速建立不同類(lèi)型和pattern的PG網(wǎng)絡(luò),用于支持原型階段的EMIR和Thermal建模分析。這些結(jié)果為PG網(wǎng)絡(luò)、bump/TSV陣列、芯片熱功耗、芯片堆疊方式等設(shè)計(jì)選擇確定提供了必要的數(shù)據(jù)支持,推進(jìn)架構(gòu)探索設(shè)計(jì)迭代優(yōu)化。


      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

      圖9:PG網(wǎng)絡(luò)實(shí)現(xiàn)


      如何在 3DICC 中基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索

      圖10:EMIR&Thermal分析示例


      總結(jié)


      與單片系統(tǒng)相比,chiplet多芯片系統(tǒng)在架構(gòu)定義階段,必須通過(guò)功能架構(gòu)、物理架構(gòu)的協(xié)同假設(shè)和優(yōu)化,從整個(gè)系統(tǒng)的角度進(jìn)行設(shè)計(jì)和驗(yàn)證,問(wèn)題越早發(fā)現(xiàn),就越有可能做出有影響力的改變來(lái)優(yōu)化整個(gè)系統(tǒng)。通常來(lái)說(shuō),有價(jià)值的設(shè)計(jì)數(shù)據(jù)通常要到設(shè)計(jì)流程的后期才能獲得,而借助虛擬原型技術(shù),開(kāi)發(fā)者可以更好地掌控功耗和性能,同時(shí)仍可以在設(shè)計(jì)過(guò)程中做出修正和優(yōu)化,從而規(guī)劃出系統(tǒng)的理想藍(lán)圖。


      3DIC Compiler提供的基于虛擬原型實(shí)現(xiàn)多芯片架構(gòu)探索,對(duì)于多芯片系統(tǒng)的可行性、可優(yōu)化性和可實(shí)現(xiàn)性等方面提供了有效且高效的功能支持。

      (文章來(lái)源:芯和半導(dǎo)體)


      免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問(wèn)題,請(qǐng)聯(lián)系小編進(jìn)行處理。


      推薦閱讀:

      漫談QLC其一:QLC定義及應(yīng)用

      通過(guò)碳化硅 TOLL 封裝開(kāi)拓人工智能計(jì)算的前沿

      CAEE2024丨中國(guó)(合肥)國(guó)際家電制造供應(yīng)鏈展覽會(huì)

      CAEE2024丨中國(guó)(廣東)國(guó)際家電制造供應(yīng)鏈展覽會(huì)

      利用IO-Link實(shí)現(xiàn)小型高能效工業(yè)現(xiàn)場(chǎng)傳感器



      特別推薦
      技術(shù)文章更多>>
      技術(shù)白皮書(shū)下載更多>>
      熱門(mén)搜索
      ?

      關(guān)閉

      ?

      關(guān)閉

      主站蜘蛛池模板: 97无码免费人妻超级碰碰夜夜| 久久精品国产99国产精品亚洲| 激情综合色五月丁香六月亚洲| 成人无码嫩草影院| 亚洲精品成人片在线观看精品字幕| 久久不见久久见免费影院| 国产偷国产偷亚洲清高孕妇| 国产99久久亚洲综合精品西瓜tv| 亚洲欧美日本韩国| 成年在线网站免费观看无广告| 国产无套一区二区三区浪潮| 国产精品h片在线播放| 国产成av人片在线观看无码| 国产性夜夜春夜夜爽| 欧美品无码一区二区三区在线蜜桃| 少妇被爽到高潮动态图| 亚洲色偷偷色噜噜狠狠99网| 无码国产精品成人| 亚洲色成人一区二区三区| 精品亚洲国产成人| 国产一区二区精品久久| 久久99国产精品二区| 国产无套一区二区三区浪潮| 国产乱子伦精品无码码专区| 人妻无码系列一区二区三区| 成人无码网www在线观看| 一区二区三区高清av专区| 初尝黑人嗷嗷叫中文字幕| 国产激情久久久久久熟女老人| 国产亚洲精品久久久久久国| 人人妻人人狠人人爽天天综合网 | 好吊妞视频这里有精品| 青草影院内射中出高潮| 天天狠天天透天干天天| 人妻去按摩店被黑人按中出| 欧美乱妇高清无乱码| 国产成av人片在线观看无码| 国产99久久亚洲综合精品西瓜tv | 国产精品无码制服丝袜| 日韩高清国产一区在线| 高清无码午夜福利视频|